PCI-SIG կազմակերպությունը հայտարարել է PCIe 6.0 ստանդարտ v1.0-ի պաշտոնական թողարկման մասին՝ հայտարարելով ավարտի մասին։
Շարունակելով կոնվենցիան, թողունակության արագությունը շարունակում է կրկնապատկվել՝ մինչև 128 ԳԲ/վ (միակողմանի) x16-ի դեպքում, և քանի որ PCIe տեխնոլոգիան թույլ է տալիս լիարժեք երկկողմանի տվյալների հոսք, ընդհանուր երկկողմանի թողունակությունը կազմում է 256 ԳԲ/վ: Ըստ պլանի, ստանդարտի հրապարակումից 12-18 ամիս անց, որը մոտավորապես 2023 թվականն է, առևտրային օրինակները կլինեն սերվերային հարթակում առաջինը: PCIe 6.0-ը կհայտնվի ամենավաղը տարեվերջին՝ 256 ԳԲ/վ թողունակությամբ:
Վերադառնալով տեխնոլոգիային՝ PCIe 6.0-ը համարվում է PCIe-ի գրեթե 20-ամյա պատմության ամենամեծ փոփոխությունը։ Անկեղծ ասած՝ PCIe 4.0/5.0-ը 3.0-ի աննշան փոփոխություն է, ինչպիսին է NRZ (Non-Return-to-Zero)-ի վրա հիմնված 128b/130b կոդավորումը։
PCIe 6.0-ը անցում կատարեց PAM4 իմպուլսային AM ազդանշանային համակարգի, 1B-1B կոդավորման, մեկ ազդանշանը կարող է լինել չորս կոդավորման (00/01/10/11) վիճակ, նախորդի կրկնապատկմամբ, թույլ տալով մինչև 30 ԳՀց հաճախականություն։ Սակայն, քանի որ PAM4 ազդանշանն ավելի փխրուն է, քան NRZ-ը, այն հագեցած է FEC ուղիղ սխալի ուղղման մեխանիզմով՝ կապի մեջ ազդանշանի սխալները շտկելու և տվյալների ամբողջականությունն ապահովելու համար։
PAM4-ից և FEC-ից բացի, PCIe 6.0-ի վերջին հիմնական տեխնոլոգիան FLIT (հոսքի կառավարման միավոր) կոդավորման օգտագործումն է տրամաբանական մակարդակում: Իրականում, PAM4-ը, FLIT-ը նոր տեխնոլոգիա չէ, 200G+ գերարագ Ethernet-ը վաղուց է կիրառվում, որի լայնածավալ առաջխաղացումը PAM4-ին չի հաջողվել, քանի որ ֆիզիկական շերտի արժեքը չափազանց բարձր է:
Բացի այդ, PCIe 6.0-ը մնում է հետադարձ համատեղելի։
PCIe 6.0-ը շարունակում է կրկնապատկել I/O թողունակությունը մինչև 64GT/վ՝ համաձայն ավանդույթի, որը կիրառվում է PCIe 6.0X1 միակողմանի թողունակության 8GB/v, PCIe 6.0×16 միակողմանի թողունակության 128GB/v և pcie 6.0×16 երկկողմանի թողունակության 256GB/v համար։ Այսօր լայնորեն օգտագործվող PCIe 4.0 x4 SSDS-ները դրա համար կարիք կունենան միայն PCIe 6.0 x1-ի։
PCIe 6.0-ը կշարունակի PCIe 3.0 դարաշրջանում ներդրված 128b/130b կոդավորումը: Բացի սկզբնական CRC-ից, հետաքրքիր է նշել, որ նոր ալիքային արձանագրությունը նաև աջակցում է Ethernet-ում և GDDR6x-ում օգտագործվող PAM-4 կոդավորումը՝ փոխարինելով PCIe 5.0 NRZ-ին: Նույն ժամանակահատվածում մեկ ալիքում կարող են փաթեթավորվել ավելի շատ տվյալներ, ինչպես նաև ցածր լատենտությամբ տվյալների սխալների ուղղման մեխանիզմ, որը հայտնի է որպես ուղիղ սխալների ուղղում (FEC), որպեսզի թողունակության մեծացումը լինի հնարավոր և հուսալի:
Շատերը կարող են հարցնել՝ PCIe 3.0 թողունակությունը հաճախ չի օգտագործվում, PCIe 6.0-ն ի՞նչ օգուտ ունի։ Տվյալներ պահանջող ծրագրերի, այդ թվում՝ արհեստական բանականության աճի պատճառով, ավելի արագ փոխանցման արագությամբ IO ալիքները գնալով ավելի մեծ պահանջարկ են վայելում մասնագիտական շուկայում, և PCIe 6.0 տեխնոլոգիայի բարձր թողունակությունը կարող է լիովին բացել բարձր IO թողունակություն պահանջող արտադրանքի արտադրողականությունը, այդ թվում՝ արագացուցիչներ, մեքենայական ուսուցում և HPC ծրագրեր։ PCI-SIG-ը նաև հույս ունի օգտվել աճող ավտոմոբիլային արդյունաբերությունից, որը կիսահաղորդիչների համար թեժ կետ է, և PCI-Special Interest Group-ը ստեղծել է PCIe տեխնոլոգիաների նոր աշխատանքային խումբ՝ կենտրոնանալու ավտոմոբիլային արդյունաբերության մեջ PCIe տեխնոլոգիայի կիրառման բարձրացման վրա, քանի որ էկոհամակարգի թողունակության նկատմամբ պահանջարկի աճը ակնհայտ է։ Այնուամենայնիվ, քանի որ միկրոպրոցեսորը, GPU-ն, IO սարքը և տվյալների պահեստը կարող են միացվել տվյալների ալիքին, համակարգիչը՝ PCIe 6.0 ինտերֆեյսի աջակցությունը ստանալու համար, մայրական սալիկների արտադրողները պետք է առավել զգույշ լինեն բարձր արագության ազդանշաններ մշակող մալուխը կազմակերպելու հարցում, և չիփսեթների արտադրողները նույնպես պետք է համապատասխան նախապատրաստություններ կատարեն։ Intel-ի խոսնակը հրաժարվեց ասել, թե երբ PCIe 6.0 աջակցությունը կավելացվի սարքերին, բայց հաստատեց, որ սպառողական Alder Lake-ը և սերվերային Sapphire Rapids-ը և Ponte Vecchio-ն կաջակցեն PCIe 5.0-ին: NVIDIA-ն նույնպես հրաժարվեց ասել, թե երբ կներկայացվի PCIe 6.0-ը: Այնուամենայնիվ, տվյալների կենտրոնների համար նախատեսված BlueField-3 Dpus-ը արդեն իսկ աջակցում է PCIe 5.0-ին. PCIe Spec-ը նշում է միայն ֆիզիկական մակարդակում իրականացվող գործառույթները, կատարողականությունը և պարամետրերը, բայց չի նշում, թե ինչպես դրանք իրականացնել: Այլ կերպ ասած, արտադրողները կարող են նախագծել PCIe-ի ֆիզիկական շերտի կառուցվածքը՝ համաձայն իրենց սեփական կարիքների և իրական պայմանների՝ ֆունկցիոնալությունն ապահովելու համար: Մալուխների արտադրողները կարող են ավելի շատ տարածք զբաղեցնել:
Հրապարակման ժամանակը. Հուլիս-04-2023